深入集成运放的坑

  • A+
所属分类:技术杂记

    这几天一直在搞集成运放的调试,一是用它来当比较器,二是用它来做电压跟随器,遇到了各种奇葩的问题。调试出来的结果,与教科书上理想集成运放和Mutisim仿真的结果完全不一样,和理论值相差甚远,总结出来的原因,大概有如下几点需要格外注意:

    1. 注意集成运放是否是Rail to Rail型。

    2. 用做比较器时,集成运放的同相端和反相端输入电压,千万不要和集成运放的电源供电电压相近,最好采用分压电阻或其他形式,把电压降低下来,再做比较,否则,运放容易失调,而且得不到正确的比较结果。另外,用集成运放做比较器时,得到的高电平,可能不是和VCC电位一样高,需要用三极管再做一次驱动。

    3. 无论是做电压跟随器和比较器时,感觉输入的内阻不能上1M欧姆,否则会导致电压失调,遇到过做跟随器时,居然U+和U-相差0.2V的电压。

    4. 做电压跟随器,如果不是Rail to Rail型,跟随的电压,最大不应超过VCC-0.8V。

    做了硬件这么久,从调试的结果来看,感觉运放这一块,还有很多地方要深入,模拟的东西,确实分析比较困难,还得要好好补一补课。

发表评论

:?: :razz: :sad: :evil: :!: :smile: :oops: :grin: :eek: :shock: :???: :cool: :lol: :mad: :twisted: :roll: :wink: :idea: :arrow: :neutral: :cry: :mrgreen: